《基于单片机的电子时钟设计毕业论文.docx》由会员分享,可在线阅读,更多相关《基于单片机的电子时钟设计毕业论文.docx(67页珍藏版)》请在第一文库网上搜索。
1、基于单片机的电子时钟设计毕业论文目录第一章电子时钟设计方案分析31. 1 FPGA设计方案31.2单片机设计方案3第二章基于单片机的电子时钟硬件设计52.1 主要芯片选择51 .1.1微处理器选择52 . 1.2时钟芯片选择62.2 电子时钟硬件电路设计11131415171.1.1 1时钟电路设计1.1.2 显示电路设计1.1.3 按键电路设计1.1.4 闹铃电路设计2. 2.5复位电路设计18第三章 电子时钟软件设计202.1 主程序设计202.2 子程序设计203. 2.1日历子程序设计203. 2.2显示子程序设计213. 2.3键盘扫描子程序213. 2.4闹铃子程序设计22第四章系
2、统调试263.1 硬件调试264. 1. 1单片机基础电路调试264. 1. 2显示电路调试4. 1.3 DS1302电路调试.4. 1.4按键电路调试4.2软件调试4. 2. 1键盘子程序调试4. 2.2时钟日历子程序调试272930303031致谢错误!未定义书签。参考文献34附录一程序35附录二多功能电子时钟元器件一览表54附录三 多功能电子时钟硬件原理图55附录四56附录五59青岛理工大学毕业设计刖百时间是人类生活必不可少的重要元素,如果没有时间的概念,社会将不会有所发展和进步。从古代的水漏、十二天干地支,到后来的机械钟表以及当今的石英钟,都充分显现出了时间的重要,同时也代表着科技的进
3、步。致力于计时器的研究和充分发挥时钟的作用,将有着重要的意义。1 .多功能电子时钟研究的背景和意义20世纪末,电子技术获得了飞速的发展。在其推动下,现代电子产品几乎渗透到了社会的各个领域,有力的推动和提高了社会生产力的发展与信息化程度,同时也使现代电子产品性能进一步提升,产品更新换代的节奏也越来越快。时间对人们来说总是那么宝贵,工作的忙碌性和繁杂容易使人忘记当前的时间。然而遇到重大事情的时候,一旦忘记时间,就会给自己或他人造成很大麻烦。平时我们要求上班准时,约会或召开会议必然要提及时间;火车要准点到达,航班要准点起飞;工业生产中,很多环节都需要用时间来确定工序替换时刻。所以说能随时准确的知道时
4、间并利用时间,是我们生活和工作中必不可少的。想知道时间,手表当然是一个很好的选择,但是,在忙碌当中,我们还需要一个“助理”及时的给我们提醒时间。所以,计时器最好能够拥有一个定时系统,随时提醒容易忘记时间的人。最早能够定时、报时的时钟属于机械式钟表,但这种时钟受到机械结构、动力和体积的限制,在功能、性能以及造价上都没办法与电子时钟相比。电子钟是采用电子电路实现对时、分、秒进行数字显示的计时装置,广泛应用于个人家庭,车站,码头办公室等公共场所,成为人们日常生活中不可少的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大
5、的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、0按时自动打铃、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。2 .电子时钟的功能电子时钟主要是利用电子技术将时钟电子化、数字化,拥有时间精确、体积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。当今市场上的电子时钟品类繁多,外形小巧别致。也有体型较大的,诸如公共场所的大型电子报时器等。电子时钟首先是数字化了的时间显示或报时器,在此基础上,人们可以根据不同场合的要求,在时钟上加置其他功能,比如定时闹
6、铃,万年历,环境温度、湿度检测,环境空气质量检测,USB扩展功能等。本设计电子时钟主要功能为:具有时间显示和手动校对功能,24小时制;具有年、月、日显示和手动校对功能;具有闹铃功能;具有贪睡功能;掉电后无需重新设置时间和日期;采用交直流供电电源。交流供电为主,直流电源为后备辅助电源,并能自动切换。第一章电子时钟设计方案分析电子时钟既可以通过纯硬件实现,也可以通过软硬件结合实现,根据电子时钟里的核心部件一一秒信号的产生原理,通常有以下两种形式:1.1 FPGA设计方案现场可编程门阵列(Field Programmable Gate Array, FPGA),是 20 世纪 70年代发展起来的一种
7、可编程逻辑器件,是目前数字系统设计的主要硬件基础。FPGA在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。可编程逻辑器件的设计过程是利用EDA开发软件和编程工具对器件进行开发的过程。由于EDA技术拥有系统的模拟和仿真功能,可读性、可重复性、可测性非常好,所以利用EDA开发FPGA是目前比较流行的方式。当然,有时根据需要,也会应用MAX+plus开发集成环境进行设计。正因为FPGA在设计过程中方便、快捷,而且FPGA技术功能强大,能够应用其制作诸如基代码发生器、数字频率计、电子琴、电梯控制器、自动售货机控制系统、多功能波形发生器、步进电机定位控制系统、电
8、子时钟等。应用FPGA能够将时钟设计为为四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合。1.2 单片机设计方案单片机是微型机的一个主要分支,它在结构上的最大特点使把CPU、存储器、定时器和多种输入/输出接口电路集成在一块超大规模集成电路芯片上。就其组成和功能而言,一块单片机芯片就是一台计算机。单片机具有如下特点:有优异的性能价格比;1集成度高、体积小、有很高的可靠性;2控制功能强;3低功耗、低电压,便于生产便携式产品;4外部总线增加了C、SPI等串行总线方式,进一步缩小了体积,简化了结构;5单片机的系统扩展、系统配置较典型、规范,容易构成各
9、种规模的应用系统。所以单片机的应用非常广泛,在智能仪表、机电一体化、实时控制、分布式多机系统以及人们的生活中均有用武之地。单片机应用的重要意义还在于,它从根本上改变了传统的控制系统设计思路和设计方法。从前必须由模拟电路或数字电路实现的大部分功能,现在已能用单片机通过软件方法来实现了。这种用软件代替硬件的控制技术,是对生产控制技术的一次革命。利用单片机的智能性,可方便地实现具有智能的电子钟设计。单片机均具有时钟振荡系统,利用系统时钟借助微处理器的定时器/计数器可实现电子钟功能。然而系统时钟误差较大,电子钟的积累误差也可能较大,所以可以通过误差修正软件加以修正,或者在设计中加入高精度时钟日历芯片,
10、以精确时间。另外很多功能不同的单片机是兼容的,这就更便于实现产品的多功能性。在比较了两种实现方案之后,考虑单片机货源充足、价格低廉,可软硬件结合使用,能够较方便的实现系统的多功能性,故采用单片机作为本设计的硬件基础。第二章基于单片机的电子时钟硬件设计2.1 主要芯片选择2.1.1 微处理器选择目前在单片机系统中,应用比较广泛的微处理器芯片主要为8XC5X系列单片机。该系列单片机均采用标准MCS-51内核,硬件资源相互兼容,品类齐全,功能完善,性能稳定,体积小,价格低廉,货源充足,调试和编程方便,所以应用极为广泛。例如比较常用的AT89c2051单片机,带有2KB Flash可编程、可擦除只读存
11、储器(E2PROM)的低压、高性能8位CMOS微型计算机。拥有15条可编程I/O引脚,2个16位定时器/计数器,6个中断源,可编程串行UART通道,并能直接驱动LED输出。仅仅是为了完成时钟设计或者是环境温度采集设计,应用AT89C2051单片机完全可以实现。但是将两种功能结合在一片单片机上,就需要更多的I/O引脚,故本设计采用具有32根I/O引脚的AT89C51单片机。AT89c51单片机是一款低功耗,低电压,高性能CMOS 8位单片机,片内含4KB (可经受1000次擦写周期)的FLASH可编程可反复擦写的只读程序存储器(EPROM),器件采用CMOS工艺和ATMEI公司的高密度、非易失性
12、存储器(NURAM)技术制造,其输出引脚和指令系统都与MCS-51兼容。片内的FLASH存储器允许在系统内可改编程序或用常规的非易失性存储器编程器来编程。因此,AT89C51是一种功能强,灵活性高且价格合理的单片机,可方便的应用在各个控制领域。AT89C51具有以下主要性能:1. 4KB可改编程序Flash存储器;2 .全静态工作:024Hz;3 . 128X8字节内部RAM;4 . 32个外部双向输入/输出(I/O) 口;5 . 6个中断优先级;2个16位可编程定时计数器;6 .可编程串行通道;7 .片内时钟振荡器。止匕外,AT89c51是用静态逻辑来设计的,其工作频率可下降到0Hz,并提供
13、两种可用软件来选择的省电方式 空闲方式(Idle Mode)和掉电方式(PowerDown Mode)o在空闲方式中,CPU停止工作,而RAM、定时器/计数器、串行口和中断系统都继续工作。在掉电方式中,片内振荡器停止工作,由于时钟被“冻结”,使一切功能都暂停,只保存片内RAM中的内容,直到下一次硬件复位为山网P10VOCPllPO0P12P01P13P02Pl.4P03PioP04P16P05P17P06RST_P05P3DRXDEAVPPP31TXDALEPROGP32INT0PSENP33 INTIP2P3.4T0P2 5P35 TlP15P36 瓯P14P3.7.RDP23XTAL2P2
14、2XTAL1PllGNDP2040393837363534333231302827262524232113469101T12141516171820U1图2.1 AT89C51芯片PDIP封装引脚图AT89C51为适应不同的产品需求,采用PDIP、TQFP、PLCC三种封装形式,本系统采用双列直插PDIP封装形式,如图2.1。时钟日历芯片选择8 .1.2时钟芯片选择在电子时钟设计中,常用的实时时钟芯片有DS12887、DS6、DS1643、DS1302o每种芯片的主要时钟功能基本相同,只是在引脚数量、备用电池的安装方式、计时精度和扩展功能等方面略有不同。DS12887与DS1216芯片都有内嵌式锂电池作为备用电池;XI203引脚少,没有嵌入式锂电池,跟DS1302芯片功能相似,只是相比较之下,X1203与AT89s51搭配使用时占用I/O 口较多。DS1643为带有全功能实时时钟的8KX8非易失性SRAM,集成了非易失性SRAM、实时时钟、晶振、电源掉电控制电路和锂电池电源,BCD码表示的年、月、日、星期、时、分、秒,带闰年补偿。同样,DS1643拥有28只管脚,硬件连接起来占用微处理器I/O 较多,不方便系统功能拓展和维护。故而从性价比和货源上考虑,本设计采用实时时钟日历芯片DS1302。