毕业论文创意新型数字钟电路设计.docx

上传人:lao****ou 文档编号:173305 上传时间:2023-05-04 格式:DOCX 页数:29 大小:429.14KB
下载 相关 举报
毕业论文创意新型数字钟电路设计.docx_第1页
第1页 / 共29页
毕业论文创意新型数字钟电路设计.docx_第2页
第2页 / 共29页
毕业论文创意新型数字钟电路设计.docx_第3页
第3页 / 共29页
毕业论文创意新型数字钟电路设计.docx_第4页
第4页 / 共29页
毕业论文创意新型数字钟电路设计.docx_第5页
第5页 / 共29页
亲,该文档总共29页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《毕业论文创意新型数字钟电路设计.docx》由会员分享,可在线阅读,更多相关《毕业论文创意新型数字钟电路设计.docx(29页珍藏版)》请在第一文库网上搜索。

1、湖南安全技术职业学院毕业设计(论文)题目简易数字钟电路设计学生姓名专业班级指导教师系主任评阅人完成日期2023年1月10日摘要本系统由石英晶体振荡器、分频器、计数器、译码器、1ED显示器和校时电路组成,采用了CMOS系列(双列直插式)中小规模集成芯片。总体方案设计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元设计,总体调试。关键字:石英晶振器;分频器;计数器;译码器;1ED显示器;AbstractThesystemismadeupbysi1iconcrysta1OsciIIatorJrequencydivider,numberco

2、unterzdecipherer,1EDindicatorandca1ibratedcircuitanduti1izesthemedium-sizedandsma11-sizedintegratedchipofCMOSseries(doub1e-rowp1ugin).Thedesignfortheovera11projectiscomposedoftwopartsthemaincircuitandtheexpandedcircuit.Themaincircuitcarriesonthebasicfunctionofthedigita1e1ectronicc1ockandtheexpandedc

3、ircuitcarriesontheexpandedfunctionofit.Eachunitisdesignedandtheovera11.Keyword:si1iconcrysta1osci11ator;frequencydivider;numbercounter;decipherer;1EDindicator;【摘要】2第一章.数字钟的组成和基本工作原理511振荡器61.2分频器电路1213计数器121.4 译码显示电路121.5 校时电路1.6 报时电路13第二章.设计步骤与方法2.1 振荡电路2.2 分频器电路82.3 计数器162.3.1 计数器六十进制的接法2.3.2 二十四进制

4、计数器的接法172.4 译码显示电路202.5 校时电路222.6 整点报时电路242.6.1 控制门电路部分252.6.2 音响电路部分28第三章.组装与调试293.1 接通电源逐步调试293.2 按顺序对电路连线和调试30第四章.结论刖S20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于

5、数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,因此在许多电子设备中被广泛使用。电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电路来设计一个数字式电子钟,使其完成时间及星期的显示功能。本次设计以数字电子为主,分别对IS时钟信号源、秒计时显示、分计时显示、小时计时显示、整点报时及校时电路进行设计,然后将它们组合,来完成时、分、秒的显示并且有整点报时和走时校准的功能。并通过本次设计加深对数字

6、电子技术的理解以及更熟练使用计数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器,例如CD4060、CD4518,译码集成电路,例如CD4511,1ED数码管及各种门电路和基本的触发器等,电路使用5号电池共电,很适合在日常生活中使用。本次毕业设计得到娄底职业技术学院电子信息工程系钟新跃老师的大力支持,他提出了许多的意见和建议,在此表示衷心的感谢。由于本人能力有限,在设计中难免会出现错误与不足,希望各位老师及读者给予批评并提出宝贵意见。第一章.数字钟的组成和基本工作原理数字钟实际上是一个对标准频率进行计数的计数电路。它的计时周期是24小时,由于计数器的起始时间不可能与标准时间(如北京时间

7、)一致所以采用校准功能和报时功能。数字钟电路主要由译码显示器、校准电路、报时电路、时计数、分计数、秒计数器,振荡电路和单次脉冲产生电路组成。其中电路系统由秒信号发生器、时、分、秒计数器、译码器及显示器、校准电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,将标准秒信号送入秒计数器,秒计数器采用60进制计数器,每累计60秒发出一个“分脉冲信号,该信号将作为分计数器的时钟脉冲。”分计数器也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用24进制计时器,可实现对一天24小时的计时。译码显

8、示电路将时、分、秒计数器的输出状态通过显示驱动电路,七段显示译码器译码,在经过六位1ED七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一个脉冲信号,然后去触发一音频发生器实现低、高音报时。校准电路时用来对时、分、秒显示数字进行校对调整的。如图1:图1数字钟组成框图11振荡器振荡器是数字钟的核心,其的作用是产生一个频率标准时间频率信号,然后再由分频器分秒脉冲,因此,振荡器频率的精度与稳定度基本决定了数字电子钟的质量。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。采用石英晶体振荡器经过分频得到这一个频

9、率稳定准确的32768HZ的方波信号。保证数字钟的走时准确及稳定。12分频器电路分频器电路将32768HZ的高频方波信号经32768(2)次分频后得到IHZ的方波信号供秒计数器进行计数。分频器实际上也就是计数器。本次设计是运用了CD4060分频器进行分频,分频电路可提供512HZ和1024HZ的频率,在经CD4040分频器进行一分频,为此电路输送一秒脉冲。1.3计数器时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,通常用2个十进位计数器的集成片组成,其中秒个位是十进制,秒十位为六进制。可采用

10、反馈归零变秒十位为六进制,实现秒的六十进制。分计数器原理也一样。而根据设计要求。1.4 译码显示电路是将数字钟的计时状态直观清晰地反映出来,被人们的视觉器官所接受。显示器件选用1ED七段数码管。在译码显示电路输出信号的驱动下,显示出清晰、直观的数字符号.并且为保证数码管正常工作提供足够的工作电流。1.5 校时电路实际的数字钟电路由于秒信号的精确性和稳定性不可能做到完全(绝对)准确无误,加之电路中其它原因,数字钟总会产生走时误差的现象。因此,电路中就应该有校准时间功能的电路。1.6 报时电路当数字钟显示整点时,应能报时。要求当数字钟的分和秒计数器计到59分50秒时,驱动音响电路,要求每隔一秒音响

11、电路呜叫一次,每次叫声的时间持续1秒,10秒钟内自动发出五声呜叫,且前四声低,最后一声高,正好报整点。第二章.设计步骤与方法2.1 振荡电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。如图2所示电路通过非门构成的输出为方波的数字式晶体振荡电路,这个电路中,非门UI与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容C1.C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个

12、正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。晶体XTA11的频率选为32768Hzo其中C1的值取5-20pF,C2为30pFoCI作为校正电容可以对温度进行补偿,以提高频率准确度和稳定度。由于电路的输入阻抗极高,因此反馈电阻R1可选为10Mo较高的反馈电阻有利于提高振荡频率的稳定性。X111图2振荡电路图2.2 分频器电路由数字钟的晶体振荡器输出频率较高,为了得到IHZ的秒信号输入,需要对振荡器的输出信号进行分频。实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32767Hz的振荡信号分频为IHz的分频倍数为32

13、767(215),即实现该分频功能的计数器相当于15极2进制计数器。本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为最高为14级2进制计数器,首先由U1(CD4060)的Q14(第3脚)产生2Hz的振荡信号,然后由二进制计数器CD4040和两个U3A(741S20),U3B(741S20)组成120计数器分频,从U3B的输出端输出一个的分脉冲,作为分钟计数器的分钟信号,按键开关S作为分钟调时有手动脉冲开关,每按动一次,从U3B的输出端输出一个脉冲,同时U2的Q1管脚输出秒脉冲信号

14、驱动发光二极管1ED11ED2,作为秒指示(因为2Hz的信号经1位二进制计数器分频后为1Hz)如图3所示。1Q12Q11Q1OQ3RSTQ1C1KQ14Q13Q12Q1ORST11514123131124121531310514Q8COUTQ6COUTQ4CIN669741049511740404060U2U1图3分频电路2.3 计数器秒脉冲信号经过级计数器,分别得到秒个位、十位,分个位、十位以及时个位、十位的计时。秒、分计数器为60秒为1分、60分为1小时、24小时为1天的计数周期,分别组成两个六十进制(秒、分)、一个二十四进制(时)的计数器。将这些计数器适当地连接,就可以构成秒、分、时的计

15、数,实现计时的功能进制计数器。它们都可以用两个二-十进制计数器来实现。六十进制计数器和二十四进制计数器均可由双BCD加法计数器CC4518组成。因为一片CC4518内含有两个十进制计数器,因此用一片CC4518就可以构成六十进制或二十四进制计数器了。选取CC4518和与非门CC4511、采用反馈复位法构成的六十进制和二十四进制加法计数器电路分别见图4(a)和图4(b)所示。5V来自低位的进位脉冲图4(a)计数器六十进制2.3.1 计数器六十进制的接法图4(a)个位为十进制.故EN=1Cr=0,计数到9以后自动清零,向高位进位信号采用Q4QsQ2Qi=IOOIzWQ%Q送入与非门,与非门的输出可以做进位信号。因为:当Q%Q不同时为1Y为1当Q%Q同时为1时,Y为0,同时计数器到9后自动清零,这时Y又变为1,即出现了一个上升沿。十位接成六进制,利用Q4Q3Q2Qi=O11O的信号清零,同时结合高位进位。2.3.2 二十四进制计数器的接法个位为进制计数器

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 汇报材料

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服