广东海洋大学数字电子技术基础试题题库含答案.docx

上传人:lao****ou 文档编号:450881 上传时间:2023-11-23 格式:DOCX 页数:30 大小:660.47KB
下载 相关 举报
广东海洋大学数字电子技术基础试题题库含答案.docx_第1页
第1页 / 共30页
广东海洋大学数字电子技术基础试题题库含答案.docx_第2页
第2页 / 共30页
广东海洋大学数字电子技术基础试题题库含答案.docx_第3页
第3页 / 共30页
广东海洋大学数字电子技术基础试题题库含答案.docx_第4页
第4页 / 共30页
广东海洋大学数字电子技术基础试题题库含答案.docx_第5页
第5页 / 共30页
亲,该文档总共30页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《广东海洋大学数字电子技术基础试题题库含答案.docx》由会员分享,可在线阅读,更多相关《广东海洋大学数字电子技术基础试题题库含答案.docx(30页珍藏版)》请在第一文库网上搜索。

1、广东海洋大学数字电子技术基础试题数字电子技术基础复习题一、判断题(J)1、OC门的输出端接在一起可实现线与。(X)2、单稳态触发器的输出脉冲宽度大于输入脉冲宽度。(X)3、编码器的榆出端比输入端多。(J)4、电平触发的触发器存在“空翻”现象。()5、通常用T(或改接后)触发器构成同步二进制计数器。(X)6、变量的全部最小项之和为0。(X)7、A-A-A=A3O(J)8、ABC=A+8+CO()9、非方波信号经施密特触发器后变为方波信号。(X)10、842IBCD码=余3码一I1oo。()11、TT1反相器输入端悬空时,输入端相当于接高电平。(J)12、一个模十的计数器也是一个十分频器。(X)1

2、3、OD门和三态门均可实现“线与”功能。(X)14、计数器和数值比较器同属于时序逻辑电路。(J)15、数码寄存器必须是同步的时序逻辑电路。(X)16、时序电路和组合电路都具有记忆性。(J)17、一个模为211的计数器也是一个211进制的分频器。(X)18、最基本的数字逻辑关系是与非和或非。(7)19、移位寄存器必须是同步的时序逻辑电路。()20、由N个触发器组成的寄存器只能寄存N个数码。(X)21、TT1反相器输入端悬空时,输出端为高电平。(J)22、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(X)23、单稳态触发器的输出脉宽是指暂稳态的持续时间,它由外加触发脉冲决定。(J

3、)24、格雷码具有任何相邻码只有一位码元不同的特性。(J)25、转换精度和转换速度是衡量ADe和DAC性能优劣的主要标志。(J)26、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为IMHz,则完成一次转换操作需要IOuso(X)27、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。(J)28、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。(X)29、数值比较器、寄存器都是组合逻辑电路。(X)30、单稳态触发器的分辨时间Td,由外加触发脉冲决定。二、填空题1、将二进制数化为等值的十进制和十六进制:(11OOIO1)2=(1O1)io=(65)62、写出下列二进制数的原码和

4、补码:(-1011)2=(11011).(10101)扑其8个输出端Yi-Ko的电平依次为&vQ高阻忐3、输出低电平有效的3线-8线译码器的输入为110时,I0111111o4、写出JK触发器的特性方程:o*=J+g;5、TT1集电极开路门必须外接一上拉电阻一才能正常工作。6、 (35)io=(IOOOI1)2。7、 (0101)余3碍=(2)mo8、写出右图所示电路的输出状态。9、Ini和岫(ij)为两个最小项,则啊=(0)。10、AI=(A)o,11、位二进制译鸡器有(2,f)个输出端。12、(-24)io=(U1O1ooo)林修(用八位二进制码表示)。13、A(B+C)+BC=(a+bc

5、)o14、如果采用二进制代码为200份文件顺序编码,最少需要用(8)位。15、和二进制数(IO1O.01)2等值的十进制数是(10.25).16、二进制数(+0000110)2的原码为(00000110)、反码为(00000110)、补码为(00000110)o17、逻辑函数式A0的值为(A).18逻辑函数式Y=A,BC,+AC,+BfC的最小项之和的形式是(ABe+ABC+ABC-AB9+ABC)。19、逻辑代数中的三种基本运算是(与)、(或)、(非20、二进制数(+0110000)2的原码为(01100000)、反码为(01100000)补码为(01100000)。21、二进制数(1010

6、.001)2等值的十进制数是(10.125)o22、(71.5)10=(1000111.1)2=(47.8)16=(01110001.0101)842IBCD码。23、十进制数-13反码为12;补码为10011。24、D触发器的特性方程为QBD。25、最基本的逻辑门电路是与n、韭口、或口。26、A/D转换过程要经过兔崔、保持、量化和编巩四个步骤完成。27、三个D触发器构成计数器,最多有效状态为;若要成十进制计数器,则需要工_个触发器,它的无效状态有6个。28、(47.5)10=(101111.1000)2=(2F.8)16=(01000111.0101)842IBCD码。29、十进制数-14的

7、反码为IoOo1;补码为10十0。30、数字电路中,存在回差电压的电路是施密特触发电路O31、n个变量的最小项共有2个,所有最小项之和为32、有一编码器其输入端是8个,则其输出端为33、一个8位数的D/A它的分辨率是/(28-1)。34写出下列触发器特性方程:SR触发器Q*=S+RQ,SR=O(约束条件)。35、(12.7)io=(1100.1011)2(小数点后面取4位有效数字)=(C.B)(636、TS门输出的三种状态为高电平、低电平、高阻态。37、对于JK触发器,若J=K,则构成(D)触发器,若J=K=1,则构成(T)触发器。38、(1011.101)2=(11.625)Io=(B.A)

8、以39、已知函数F=A3,则尸的与非-与非表达式为(AB)(AB),与或非表达式为工应+B)(A+B)。40(46)io=(!OHIO)2=(2E)6=(01000110)8421bcdw41、用CMOS门电路驱动TT1门电路必须考虑一电流是否匹配一问题。42、一个双输入端的H1与非门和一个双输入端的CW)S与非门,它们的输入端均是一端接高电平,另一端通过一个IOk的电阻接地,则TT1与非门输出为_曳王,OMOS与非门输出为电王。43、(+35)W的反码为Oo1OOo11;(-35).的补码为I1O11101。(用8位二进制表示)44、A+1=Io45、己知施密特触发器的电压传输特性曲线如图(

9、2)所示:Uo(V)则该施密特触发器的U+=YU-=2V,U=4V:是反相(同相还是反相)施密特触发器。46、一个8位D/A转换器的最小输出电压增量为0.02V,当输入代码为10000111时,输出电压为_2.7V。47、(84)o=(1010100)2=(54)6=(10000100)842IBCD研48、A1=A;A0=A049、逻辑函数式Y=ABC+AC+BC的最小项之和的形式为ABe+ABC+AB94ABC+ABC。50、组合逻辑电路的特点是任何时刻的输出只由当时的输入决定,与电路的其它状态无关。51、写出函数F=A+(BC+(CD)的反函数P=AC+(AD)52、对共阳接法的发光二极

10、管数码显示器,应采用J氐一电平驱动的七段显示译码器。53、一个时序电路,在时钟作用下,状态变化是000-010-011-001-101-110-010-011-001-101-110-010-011.,作为计数器,为_5_进制计数器,还有_2_个偏离状态。54、A/D转换过程是通过取样、保持、量化、编码四个步骤完成的。三、选择题1、余3码IoOo1ooo对应的8421码为(A)oA.01010101B.10000101C.10111011D.111010112、使逻辑函数尸=(A+A)(3+C)(A+C)为0的逻辑变量组合为(D)A.ABC=OOOB.ABC=O1OC.ABC=O11D.ABC

11、=I1O3、标准或-与式是由(C)构成的逻辑表达式。A.与项相或B.最小项相或C.最大项相与D.或项相与4、由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。A.R+S=0B.RS=OC.R+S=1D.RS=15、一个8选一数据选择器的地址输入端有(C)个。6、要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D)oA.JK=OOB.JK=O1C.JK=IOD.JK=H7、用8个触发器可以记忆(D)种不同状态.A.8B.16C.128D.2568、多谐振荡器可以产生下列哪种波形(B)A.正弦波B.矩形脉冲C.三角波D.锯齿波9、输出在每个时钟周期翻转一次的触发

12、器是(A)0A.触发器B.T触发器C.D触发器D.JK触发器10、对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?(C)A.接地B.悬空C.通过电阻接电源D.以上都可11、当TT1与非门的输入端悬空时相当于输入为(B)A.逻辑0B.逻辑1C.不确定D.0.5V12、在下列电路中,只有(C)属于组合逻辑电路.A,触发器B.计数器C.数据选择器D.寄存器.13、数码管的每个显示线段是由(B)构成的.A.灯丝B.发光二极管C.发光三极管D.熔丝.14、逻辑函数F=AB和G=AoB满足关系(A).A.F=GB.F=G+1C.F=GD.F=G15、逻辑函数F(,B,C)=m(1,2,3,6

13、);G(A,B,O=m(0,2,3,4,5,7)则F和G相“与”的结果是(A)eA.m2+m3B.1C.Az+BD.A+B16、某移位寄存器的时钟脉冲频率为IOOKHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要(B)时间。A.I0sB.40sC.100sD.400ms17、将D触发器改造成T触发器,图1所示电路中的虚线框内应是(D)oA.或非门B.与非门C.异或门D.同或门18、只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为(C)。A.与B.与非C.或D.或非19、与函数AB+AC+3C相等的表达式为(C)OA.AB+ACB.AB+BCC.AB+CD.C+zC

14、20、TT1与非门多余端的处理,不能将它们(D)。A.与有用输入端连在一起B.悬空C.接正电源D.接地21、为实现将JK触发器转换为D触发器,应使(A)。C.J=K=DD.J=K=D22、同步时序电路和异步时序电路的差异在于后者(B)A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关23、四位移位寄存器的现态为0111,经右移一位后其次态为(A)。A.0011或者1011B.1111或者1110C.1011或者H1OD.0011或者I11124、为把50HZ正弦波变换成周期性矩形波,应选用(A)。A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器25、若逻辑

15、功能是“有。出0,全1出,则为(A)逻辑。A、与。或非。C、异或。D同或。26、(25)io=(B)842IcA、00101000B、(X)IOO1O1C、01011000D、HOO127、CMOS与门(与非门)多余端的最佳处理方法是(B)。A、接地。B、接电源。C、悬空。D、接到使用端。28、若需寄存4位二进制数,则需(C)个触发器。A、一。B、二。C、四。D、八。29、由3个非门接成的环形振荡电路的周期是(C)(每个门电路的延迟时间都是5/)。A、1.5tpdoB、3poC、6tpdoD、9/川。30、(D)是8421码的伪码。A、0111.B、OOO1oC、IOO1oD、IO1Oo31、下列电路中,(D)属于时序逻辑电路。A、数据选择器。B、译码器。C、全加器。D、寄存器。32、若JK触发器的JK=(A)时,其输出状态将保持

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服