怎么去设计一种基于FPGA的多通道频率检测仪?.docx

上传人:lao****ou 文档编号:800661 上传时间:2024-05-27 格式:DOCX 页数:6 大小:183.50KB
下载 相关 举报
怎么去设计一种基于FPGA的多通道频率检测仪?.docx_第1页
第1页 / 共6页
怎么去设计一种基于FPGA的多通道频率检测仪?.docx_第2页
第2页 / 共6页
怎么去设计一种基于FPGA的多通道频率检测仪?.docx_第3页
第3页 / 共6页
怎么去设计一种基于FPGA的多通道频率检测仪?.docx_第4页
第4页 / 共6页
怎么去设计一种基于FPGA的多通道频率检测仪?.docx_第5页
第5页 / 共6页
亲,该文档总共6页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《怎么去设计一种基于FPGA的多通道频率检测仪?.docx》由会员分享,可在线阅读,更多相关《怎么去设计一种基于FPGA的多通道频率检测仪?.docx(6页珍藏版)》请在第一文库网上搜索。

1、怎么去设计一种基于FPGA的多通道频率检测仪?引言在数字接收机的各种参数中,频率是重要的参数之一,它能反映接收机的功能和用途、以及频谱宽度等重要指标。传统的顺序测频技术一般通过对接收机频带的扫描,对频域进行连续取样。该方法原理简单,技术成熟,但是,其频率截获概率与分辨力的矛盾难以解决,无法实现全概率信号截获。而多信道化的频率检遮技术属于瞬时测频,其架构是采用多个频率窗口(多个信道彼此衔接相邻)来覆盖接收机的整个频段,这样,当信号进入任一个窗口时,该窗口的频率值即可被检测出。因此,该方法可解决频率截获概率与频率分辨力的矛盾,同时也为实现全概率频率捕获提供了一种参考方案。1多信道模型当一个实信号经

2、过A/D采样之后,再进行正交下变频处理,即可得到I、Q两路相位正交信号,它们所构成的是一个复信号。该复信号的信道化示意图如图1所示。图1所示的信道是一种相互交叠的信道,它们涵盖了整个零中频信号的频率范围。一般情况下,多信道往往采用数字滤邂!组来实现,但该方法需要设计M(M为信道数)个中心频率不同,而其它性质完全相同的带通滤波器。这种结构设计过于复杂,同时还加大了后续信号处理的运算速度,对实时处理极为不利。而数字滤波器组的低通型实现方法则是先将每个通道乘以一变换因子,就相当于将实际信号搬移到零中频,然后再通过1PF得到该频率信号。该方法可对带通信号的频段进行信道化分离,但是带来的新问题是当1PF

3、用FIR滤波器实现M个滤波运算时,将占用较大的硬件资源,而且系统工作效率较低。目前,该结构已被高效DFT多相滤波器组结构所代替。图2所示是一种具有普遍性的基于DFT多相滤波器组的信道化高效结构,从图2中可以看出,在滤波之前,先对数据进行D倍抽取可降低滤波过程的运算量,gn(m)是低通原型滤波器h1P(n)的多相分量,其阶数可减小到原来的1/D,因而DFT可以用FFT实现。事实上,在此结构中,系统的复杂度和数据速率大大降低,实时处理能力得到了提高。图2信道化滤波器的结构图2滤波器的设计及仿宴低通型滤波器结构中的每个通道都是由原型低通滤波器乘以旋转因子形成的。根据要求,图3所示是由256阶原型低通

4、滤波器形成的滤波器组及其信号输出仿真波形。该信号的有效带宽为300MHz,共分为32通道,每通道带宽为9.375MHZ.如给此滤波器组送入频率?=28.1MHZ的单频信号,那么,通过理论计算可知,信号应在第3号通道有输出。图3(b)所示就是第2、3、4通道的输出仿真结果,可以看出,仅第3个通道有比较强的信号输出,这与理论上的计算结果是一致的。-30qbrcqucncy(MHz)W所设计的谑波器组!2W避道2-1C迸也3-51TJfX1114-Sijy1才c进SI:(B)图3多通道的信号输出仿真多信道滤波器仿真示意图3实现方案本设计选用的FPGA芯片是Xi1inx公司的VirteX-4SX55,

5、该芯片时钟资源丰富,算术运算单元和专用存储模块以及可配置逻辑的使用都很灵活,非常适合当前信号处理系统的功能实现。因此,根据图2所示的结构,就可以得到一种基于DFT多相滤波器组的信道化解决方案,其具体实现结构如图4所示。输入数据Xg),其中nK,12图4多相滤波器组信道化实现框图图4所示结构由延时器、系数存储器、乘加器和FFT组成。其中延迟器可实现对输入数据32个周期的延时,存储器用于存储滤波器系数。下面对该结构中几个主要组成模块的实现及仿真结果进行介绍。3.1延时器的实现本延时器采用FPGA提供的专用存取模块FIFO来实现32周期延时,其架构体系如图5所示。图中,每个延迟单元即是一个FIFO模

6、块,F1FO的数据输出特点为先入先出。在本设计中,级延迟器的输出数据将作为下一个延迟器的输入数据,就相当于级FIFO的数据按先进先出的顺序依次向第二级FIFO压入,相邻两级的将满标志与读使能信号进行握手协议,从而实现数据的延迟输出。这样,设计8个同样结构的FIFO并进行串行级联,即可满足该结构的设计要求。徜入数比渝人/田策据图5数据延时架构图3.2系数存储模块对于256阶原型低通滤波器,可以将h(O),h(1),,h(255)这256个系数分成八组,每组32个,分别存储到八个存储器当中,存储器0存储的系数为:h(0),h(1),,h(31);存储器1存储的系数为:h(32),h(33),h(6

7、3);以此类推。存储器可使用逻辑(1UT)实现,也可使用专用存储模块B1OCkRAM来实现。FIFO中的目标数据和存储器中系数做乘法运算时,两者的对应关系如图6所示(以7号存储器为例)。图6数据与系数的对应关系当8个数据存储器的一个单元数据被读出时,8个系数存储器的0号地址单元的系数也将同时被读出,然后分别作乘累加,作为y(0)输出。同理,当8个数据存储器的第二个数据被读出时,8个系数存储器的1号地址单元的系数也同时被读出,然后分别作乘累加,的结果作为y(1)输出,以此类推,得出全部y(2)y(31)的输出。将y(0)(31)作为FFT的输入数据进行32点FFT运算。3.3FFT的实现设计中的

8、FFT变换可通过调用Xi1inx的IP核来实现。FFT采用流水型结构,该结构能够对连续数据流进行处理,只是结果上有若干周期的延迟。FFT核的输入输出的引脚关系如图7所示。购入数据实部输入数据虚部32点FFT输入数纪实部输入数据序号输入数据虚部数据加载输入数据序号止逆FF中制系统忙标志同步清零即将完成标志片选便能完成标志瑜入时钟溢出标志触发后动图7FFT核的输入输出引脚3.4仿真结果FPGA的设计软件可采用A1DEC公司的ActiveHD18.2,并可用Testbench文件对所设计模块进行仿真。TeStbeneh文件读取时,可由Ma设ab产生的信号数据作为FPGA仿真的激励信号,信号形式采用28.IMHz的单频信号:将信号数据送入图4所构建的系统后,即可在A1DEC下得到图8所示的仿真波形。由图8可以看到,该仿真结果在第3号通道上有信号输出,这与图3中用Mat1ab仿真的结果一致,从而验证该模块设计的正确性。4结束语本文针对多信道频率检测技术进行了研究,并在传统检测方法的基础上,结合FPGA的特点,构建了一种基于DFT多相滤波器组信道化的高效结构。该结构可解决频率截获概率与频率分辨力的矛盾,同时也为实现全概率频率捕获提供一种参考方案。经过仿真及测试验证,该方案能满足检测指标要求,从而为多信道频率检测技术提供一种设计参考。审核刘清

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服