FPGA从Xilinx的7系列学起(15).docx

上传人:lao****ou 文档编号:837776 上传时间:2024-06-14 格式:DOCX 页数:4 大小:99.10KB
下载 相关 举报
FPGA从Xilinx的7系列学起(15).docx_第1页
第1页 / 共4页
FPGA从Xilinx的7系列学起(15).docx_第2页
第2页 / 共4页
FPGA从Xilinx的7系列学起(15).docx_第3页
第3页 / 共4页
FPGA从Xilinx的7系列学起(15).docx_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《FPGA从Xilinx的7系列学起(15).docx》由会员分享,可在线阅读,更多相关《FPGA从Xilinx的7系列学起(15).docx(4页珍藏版)》请在第一文库网上搜索。

1、FPGA从Xi1inX的7系列学起(15)3.最基本的DSP资源3.1 由FIR滤波器谈起随着各种应用复杂度的不断提升,传统的DSP和处理器的架构无法支持这么复杂的并行数据算法的需求。FPGA却恰好能够满足这样的需求。FPGA拥有大量的DSP计算单元能够帮助用户实现各种各样的复杂算法。拿FIR滤波器举个例子。Accumu1ateMu1tip1yNtimes”冲.如上图所示,这是一个典型的FIR滤波器,第一个图是F1R滤波器的公式,第二个图是F1R滤波器的一个框图。可以看到,FIR滤波器是线性时不变系统的卷积和公式。传统上,一个F1R滤波器被画成一组并行乘法,并且所有馈送结果到单个加法器的架构。

2、这个加法器通常被实现为一个加法器树,并且使用流水线以提高其性能。这种做法实现F1R过滤器是最简单的,但它不是唯一可能实现方法。下面将比较一下传统DSP或者处理器的顺序处理和FPGA并行处理两种方法。Standard1)SpProcessor一Sequentia1(GenericOSP)DeHciInSing1e-MACUnitE231DataOutFPcJ人Fu11yPara11e1imp1ementation(7SeriesFPGA)在左边的传统DSP处理的方式上,它只有一个乘法器和加法器,只能通过数据、系数和所需要的时间去循环产生个结果。这个处理过程将会非常慢,因为它要依靠乘法器和累加器的

3、所需要调用的次数来产生一个结果。如上边左图所示,一个3960抽头的F1R滤波器运行在一个1.2GHZ的DSP处理器上,那么它只能有303KSPS的能力。这个级别就很低了,只有K级。那么在右边的FPGA的处理方式,相当数量DSP的处理单元能够同时进行所有的乘法操作,每个时钟都能够产生一个结果。这个3960个抽头的FIR滤波器可以恰好放在一个包含了3960个DSP单元的VirteX-7XT的芯片中。尽管处理的频率也就是DSP处理器的1/2,但是增加的并行处理能力能够是FIR滤波器能够达到600多MSPS的能力。虽然上图上最后所有乘法器的数据被同时送到了加法器的处理单元。实际上,这是需要一个流水线的

4、加法器来最终产生想要的结果。实际上7系列的DSP单元包括了输入调整,流水线寄存器,专用的乘法器,操作控制单元,专用的加法器和级联路径。6cuopuooIndU-输入调整包括预加器和输入流水线寄存器。流水线寄存器,在这个图中标记为ZT和Z-2在几个地方,在DSP的单元内最大限度地提高性能。乘法器和加法器是在DSP片的主要组成部分。操作控制寄存器和专用多路复用器可以在一个DSP单元内选择不同的操作命令,从而增加了可编程性和灵活性。输入和输出级联路径(上图并未表示),允许通过使用专用和快速布线资源将多个DSP的单元被链接在一起,以形成更广泛和更复杂的功能。下次将讲述是如何在DSP单元中使用FIR滤波器可以使用DSP片结构来实现的示例。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服