《最全模板 深圳大学 全加器实验报告 数字电路.docx》由会员分享,可在线阅读,更多相关《最全模板 深圳大学 全加器实验报告 数字电路.docx(5页珍藏版)》请在第一文库网上搜索。
1、深圳大学实验报告实验课程名称:数字电路实验项目名称:4.6全加器学院:信息工程学院专业:电子信息工程报告人:_学号:班级:_指导教师:实验时间:实验报告提交时间:20131120一.实验说明:相加时不考虑进位的二进制加法则称为半加,所用的电路叫做半加器。相加时考虑来自低位的进位的二进制加法则称为全加,所用的电路叫做全加器。它有三个输入端An、BnCnT,CnT为低位的进位输入端:两个输入端Cn、Fno两个多位数相加是每一位都是带进位相加的,所以必须用全加器。这时,只要依次将低一位的进位输出接到高位的进位输入就可构成多位加法器了。741S283是中规模集成四位二进制全加器。VccB3A3F3AA
2、B4F4CO4741S2831-2-3-4-5-6-7-8F2B2A2FiAiBiCIoGND图2.3.1741S283弓|脚排列图全加器除完成加法运算外,还可用来产生组合逻辑函数。若某一逻辑函数的输出恰好等于输入代码表示的数值加上另外一个常数或有同一组输入变量组成的代码时,则使用全加器往往会达到设计简单的效果。二、实验设备:1 .RXB-IB数字电路实验箱2 .器件:741S544路2-3-3-2输入与或非门741S2834位二进制超前进位全加器741S484线至七段译码器/驱动器(BCC输入,有上拉电阻)共阴极七段显示数码管三、实验内容及过程:任务一:741S283的功能测试自行设计实验电
3、路和记录表格。输入端接数字电路实验箱的逻辑开关、输出端接数字电路实验箱的电平指示灯,观察输出结果Fn及进位Cn,并记录下来。任务二:用全加器741S283设计一个代码转换电路,把四位余3码用十进制数在1ED七段数码管上显示出来。(一)设计方法提示(1)通过余3码与842IBCD码对应关系(如表4-4所示)找出两种制之间的关系,从而得到码制变换电路。842IBCD码到七段数码管的译码及驱动可采用741S48,显示可用七段数码管。(2)自行查找集成电路数据手册。查看741S48的功能和外引脚排列图。(二)实验方法提示按设计的电路连线,将余3码输入端d3、d2、d1、d分别接到四个逻辑开关,按表23
4、1所列出的余3码设置四个逻辑开关的状态,记录七段数码管的数字,验证是否符合要求。表44余3码与8421BCD码对应表十进制数8421码余3码00000OO1110001O1(X)2001001013OO11O11O40100O1115010110006011010017O111101081000101191001HOO四、数据处理分析:画出任务二中的实验电路:思考与讨论:实验中有时会发现部分逻辑输入指示灯的颜色只是显示很暗的红色,导致影响了该电路的逻辑功能,所以经过检测,确定为该逻辑输入为接触不好导致的,所以更换接口即可解决问题,给我们的启示是要善于发现,善于去检测实验电路中出现的意外情况,提高解决分析问题的能力;五、实验结果与讨论:本实验中,测试了741S283的逻辑功能,并设计了一个代码转换电路,把四位余3码用十进制数在1ED七段数码管上显示出来,基本完成了实验要求。指导教师批阅意见:成绩评定:指导教师签字:年月日