EDA技术试题库.docx

上传人:lao****ou 文档编号:982162 上传时间:2024-08-20 格式:DOCX 页数:65 大小:217.99KB
下载 相关 举报
EDA技术试题库.docx_第1页
第1页 / 共65页
EDA技术试题库.docx_第2页
第2页 / 共65页
EDA技术试题库.docx_第3页
第3页 / 共65页
EDA技术试题库.docx_第4页
第4页 / 共65页
EDA技术试题库.docx_第5页
第5页 / 共65页
亲,该文档总共65页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《EDA技术试题库.docx》由会员分享,可在线阅读,更多相关《EDA技术试题库.docx(65页珍藏版)》请在第一文库网上搜索。

1、EDA试题库建设70%基础题,20%中档题,10%提高题(试题容量:20套试卷,其中每套试题填空题10空(每空2分),选择题10题(每题2分),简答题4题(每题5分),分析题2题(每题10分),设计题2题(每题10分)。基础题部分填空题(140空)1. 一般把EDA技术的发展分为(CAD)、(CAE)和(EDA)三个阶段。2. EDA设计流程包括(设计准备)、(设计输入)、(设计处理)和(器件编程)四个步骤。3. 时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为(功能仿真)。4. VHD1的数据对象包括(变量)、(常量)和(信号),它们是用来存放各种

2、类型数据的容器。5. 图形文件设计结束后一定要通过(仿真),检查设计文件是否正确。6. 以EDA方式设计实现的电路设计文件,最终可以编程下载到(FPGA)或者(CP1D)芯片中,完成硬件设计和验证。7. MAX+P1US的文本文件类型是(.VHD)。8. 在PC上利用VHD1进行项目设计,不允许在(根目录)下进行,必须在根目录为设计建立一个工程目录。9. VHD1源程序的文件名应与(实体名)相同,否则无法通过编译。10 .常用EDA的设计输入方式包括(文本输入方式)、(图形输入方式)、(波形输入方式)。11 .在VHD1程序中,(实体)和(结构体)是两个必须的基本部分。12 .将硬件描述语言转

3、化为硬件电路的重要工具软件称为(HD1综合器)。13、VHD1的数据对象分为(常量)、(变量)和(信号)3类。14、VHD1的操作符包括(算术运算符)和(符号运算符)。15、常用硬件描述语言有(Veri1ogHD1)(AHD1)以及(VHD1)。16、VHD1基本语句有(顺序语句)、(并行语句)和属性自定义语句。17、VHD1同或逻辑操作符是(XNoR)。18、原理图文件类型后缀名是(.GDF),Veri1ogHD1语言文本文件类型的后缀名是(.V)。19、十六进制数16#E#E1对应的十进制数值是(224)O20、一个完整的VHD1程序应包含三个基本部分,即库文件说明、(程序包应用说明)和(

4、实体和结构体说明)。21、VHD1不等于关系运算符是(/二)。22、std_1ogici64程序包是(ieee)库中最常用的程序包。23 .文本输入是指采用(硬件描述语言)进行电路设计的方式。24 .当前最流行的并成为IEEE标准的硬件描述语言包括(VhdD和(Veri1Og)。25 .采用P1D进行的数字系统设计,是基于(芯片)的设计或称之为(自底向上)的设计。26 .硬件描述语言HD1给P1D和数字系统的设计带来了更新的设计方法和理念,产生了目前最常用的并称之为(自顶向下)的设计法。27 .EDA工具大致可以分为(设计输入编辑器)、(仿真器)、(hd1综合器)、(适配器)以及(下载器)等5

5、个模块。28 .将硬件描述语言转化为硬件电路的重要工具软件称为(综合器)29 .用MAX+p1us输入法设计的文件不能直接保存在(根目录)上,因此设计者在进入设计之前,应当在计算机中建立保存设计文件的(工程)。30 .若在MAXp1us集成环境下,执行原理图输入设计方法,应选择(b1ockdiagram/Schematic)命令方式。31 .若在MAX+p1us”集成环境下,执行文本输入设计方法,应选择(.vhd)方式。32 .maxp1us2max21ibprim是MAX+p1usI1(基本)元件库,其中包括(门电路)、(触发器)、(电源)、(输入)、(输出)等元件。33 .maxp1us2

6、max21ibmf是函数元件库,包括(加法器)、(编码器)、(译码器)、(数据选择器数据)、(移位寄存器)等74系列器件。34 .图形文件设计结束后一定要通过(编译),检查设计文件是否正确。35 .在MAX+p1usII集成环境下可以执行(生成元件)命令,为通过编译的图形文件产生一个元件符号.这个元件符号可以被用于其他的图形文件设计,以实现(多层次)的系统电路设计。36 .执行MAX+pIusI1的“TimingAna1yzer”命令,可以设计电路输入与输出波形间的(延时量)。37 .指定设计电路的输入/输出端口与目标芯片引脚的连接关系的过程称为(端口映射)。38 .MAX+p1usII的波形

7、文件类型是(.swf)。39 .层次化设计是将一个大的设计项目分解为若干个(子项目)或者若干个(层次)来完成的。先从(顶层)的电路设计开始,然后在(顶层)的设计中逐级调用(底层)的设计结果,直至实现系统电路的设计。40 .一个项目的输入输出端口是定义在(实体中)中。41 .描述项目具有逻辑功能的是(结构体)。42 .关键字ARCH1TECTURE定义的是(结构体)。43 .1987标准的VHD1语言对大小写(不敏感44 .关于1987标准的VHD1语言中,标识符必须以(英文字母)开头。45 .VHD1语言中变量定义的位置是(结构体中特定位置)。46 .VHD1语言中信号定义的位置是(结构体中特

8、定位置)。47 .变量赋值号是(:=),信号赋值号是(=),48 .IF语句属于(顺序)语句。49 .1OoP语句属于(顺序)语句。50 .PRoCESS语句属于(并行)语句。51 .CASE语句属于(顺序)语句。52 .EDA的中文含义是(电子设计自动化)。53 .可编程逻辑器件的英文简称是(P1D)054 .现场可编程门阵列的英文简称是(FPGA)。55 .在EDA中,ISP的中文含义是(在系统编程)。56 .EPF10K20TC144-4具有(144)个管脚。57 .MAXP1US中原理图的后缀是(.GDF)o58 .VHD1语言共支持四种常用库,其中(WORK)库是用户的VHD1设计现

9、行工作库。59 .在EDA工具中,能将硬件描述语言转换为硬件电路的重要工具软件称为(综合器)。60 .在VHD1的CASE语句中,条件句中的“二”不是操作符号,它只相当与(THEN)作用。61 .assignpinIOCationChiP命令是MAXP1USn软件中(引脚锁定)的命令。62 .在VHD1中,可以用语句(C1OCeventandc1ock=。)表示检测C1oCk下降沿。63 .在VHD1中,语句FoRIINoTO71OOP”定义循环次数为(8)次。64 .在VHD1中,PRoCESS结构内部是由(顺序)语句组成的。65 .执行MAX+P1USII的(Simu1ator)命令,可以

10、对设计的电路进行仿真。66 .执行MAX+P1US的(ComPi1er)命令,可以对设计的电路进行编译。67 .执行MAX+P1US的(Programmer)命令,可以对设计的电路进行下载。68 .在VHD1中,PRoCESS本身是(并行)语句。69 .在元件例化语句中,用(=)符号实现名称映射,将例化元件端口声明语句中的信号与PORTMAP中的信号名关联起来。70 .在MAX+P1US集成环境下为图形文件产生一个元件符号的主要作用是(被高层次电路设计调用)。71 .在MAX+P1US工具软件中,完成网表提取、数据库建立、逻辑综合、逻辑分割、适配、延时网表提取和编程文件汇编等操作,并检查设计文

11、件是否正确的过程称为(综合)。72 .在VHD1中,IF语句中至少应有1个条件句,条件句必须由(Boo1EAN)表达式构成。73 .在VHD1中(变量)不能将信息带出对它定义的当前设计单元。74 .在VHD1中,一个设计实体可以拥有一个或多个(结构体)。75 .在VHD1的IEEE标准库中,预定义的标准逻辑数据STD_1OG【C有(9)种逻辑值。76 .在VHD1中,用语句(C1oCk,EVENTANDc1ock=,1,)表示CIOCk的上升沿。77、仿真是对电路设计的一种(间接的)检测方法。78 .QuartusH中建立设计项目的菜单是(“Fi1e”一“NewProjectWizard)79

12、 .执行QuartusII的(CreateZUpdate/CreateSymbo1Fi1esforCurrentFi1e)命令,可以为设计电路建立一个元件符号。80 .使用QuartusH的图形编辑方式输入的电路原理图文件必须通过(编译)才能进行仿真验证.81 .QuartusII的波形文件当中设置仿真时间的命令是(Edit/TimeBar82 .完整的IF语句,其综合结果可实现(组合逻辑电路83 .描述项目具有逻辑功能的是(结构体)。84 .prote1原理图设计时,按下(Q)键可实现英制和公制的转换。85 .在VHD1语言的程序中,注释使用G-)符号。86 .prote1原理图设计时,按下

13、(E+M+M键)快捷键可实现“移动功能”。87 .在放置元器件的过程按下(TAB)键可以调出元件属性对话框。88 .4Omi1大约等于OmoA、B、C、89 .通常所说的几层板指的是(钻孔图层)的层数。90 .执行(AIignTOP)命令操作,元器件按顶端对齐。91 .执行(A1ignBottom)命令操作,元器件按底端对齐.92 .执行(AIign1eft)命令操作,元器件按左端对齐.93 .执行(AIignRight)命令操作,元气件按右端对齐.94 .原理图设计时,实现连接导线应选择(P1aCe/Wire)命令.95 .要打开原理图编辑器,应执行(SChematiC)菜单命令.96 .进

14、行原理图设计,必须启动(SChematiC)编辑器。97 .使用计算机键盘上的(PageDoWn)键可实现原理图图样的缩小。98 .往原理图图样上放置元器件前必须先(装载元器件库)。99 .执行(Too1S/Preferences)命令,即可弹出PCB系统参数设置对话框。100 .在印制电路板的(KeePOUt1ayer)层画出的封闭多边形,用于定义印制电路板形状及尺寸。101 .印制电路板的(Si1kscreen1ayers)层主要用于绘制元器件外形轮廓以及标识元器件标号等。该类层共有两层。102 .在放置元器件封装过程中,按(Y)键使元器件封装旋转。103 .在放置元器件封装过程中,按10

15、4 .在放置元器件封装过程中,按105 .在放置元器件封装过程中,按106 .在放置导线过程中,可以按(X)键使元器件在水平方向左右翻转。(Y)键使元器件在竖直方向上下翻转。(1)键使元器件封装从顶层移到底层。BackSpace)键来取消前段导线。107 .在放置导线过程中,可以按(Shift+Space)键来切换布线模式。108 .执行(CenterHorizonta1)命令操作,元器件按水平中心线对齐。109 .MAX+p1usII支持原理图、(VHD1)、(Veri1og)语言及以波形与EDIF等格式的文件,并支持混合设计、(功能)仿真和(时序)仿真。110 .结构体是用于描述设计实体的(内部结构)以及实体端口间的(逻辑关系),它不能单独存在,必须有一个界面说明即(实体)。对具有多个结构体的实体,必须用(CONFIGURATION配置)语句指明用于综合的结构体和用于仿真的结构体。111 .由(已定义的)、(数据类型不同)的对象元素构成的(数组)称为记录类型的对象。(共计140空)选择题(140题)1关于EDA技术的设计流程,下列顺序正确的是(A)A原理图/HD1文本输入T功能仿真T综合T适配T编程下载T硬件测试B原理图/HD1文本输入

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服