可编程逻辑器件中逻辑怎么来实现.docx

上传人:lao****ou 文档编号:798022 上传时间:2024-05-26 格式:DOCX 页数:5 大小:88.31KB
下载 相关 举报
可编程逻辑器件中逻辑怎么来实现.docx_第1页
第1页 / 共5页
可编程逻辑器件中逻辑怎么来实现.docx_第2页
第2页 / 共5页
可编程逻辑器件中逻辑怎么来实现.docx_第3页
第3页 / 共5页
可编程逻辑器件中逻辑怎么来实现.docx_第4页
第4页 / 共5页
可编程逻辑器件中逻辑怎么来实现.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《可编程逻辑器件中逻辑怎么来实现.docx》由会员分享,可在线阅读,更多相关《可编程逻辑器件中逻辑怎么来实现.docx(5页珍藏版)》请在第一文库网上搜索。

1、可编程逻辑器件中逻辑怎么来实现一个二进制函数的输出,可以用其输人函数的最小项之和来实现。因此,任一函数的输出就可以用图1所示的积或两级逻辑电路来实现。这种方法同样适用于多输出的情况,而每个输出是由其自己的积项和来形成,如图2所示为多输出积或两级逻辑电路。图1积或两级逻辑电路图2多输出积或两级逻辑电路在图2中,每个积项分别由一个与门来实现,但同一个积项又可为多个输出项共享。囚此,对一个具有多输人和多输出的逻辑电路,可用一个与阵列和一个或阵列来实现,如图3所示。输人变量I1,In作为与阵列的输人,而与阵列的输出则为掘个积项F1,Fm0每一条输出线代表一个积项,故将这些输出线称为积项线。积项线又作为

2、或阵列的输人,或阵列的输出即为各输出函数P1,,Pio图4(a)给出了图2所示的具有3输人和3输出的组合逻辑电路应用正逻辑规则时,用NMOS电路实现的具体电路结构。当采用正逻辑规则时,由图4(a)看出,与阵列和或阵列都是用“或非门”来实现的,即图3多输人Z多输出逻辑电路与阵列1Iii1Kx与阵列A1ICIFj-Z1三辜?!f.W-CI1(a)IF1IFJP1或阵列P、,_d一工I一4-J-皿方针14茎,51A.A.或阵列(b)图4用NMOS电路实现逻辑电路F1=I1+I2+I3=IJbF2=I1+I2I3-1UUF3=I1+I2+I3=IJ2hP1=F1+F2+F3=F1F2+F3P2=+F2

3、+F4=F1.+F2+F4=IJ2I3+【Jk+1】3P3=F4=F3F4=I1I2I32zt+氐应当指出的是,当采用正逻辑规则时,若积项为F1=III213时,则在阵列中并不是将输入变量I1和13的原变量,12的反变量在积线交叉点处用NMOS晶便宜连接起来,而是各取其输人变量的反变量,即II,12和13的输入与积项线交叉点由NMOS晶体管连通。当采用负逻辑规则时,因上述的阵列结构变为“与非”逻辑关系,则与阵列应为K=1UU,F?=1kh,=1J2h,F4=1hF|=I1I2I3J2=说R=IJ1E=Ij而或阵列(无反向器)为P|=FEF7=1+W+可P2=FHF4=11+%P3=F3F4=F

4、3+F4少即各积项和与阵列中的输入变量完全对应,而不必取其反变量,此时的阵列结构如图4(b)所示。可以看出,一个两级与一或电路,可采用一个等效的两级与非逻辑电路实现。由于MOS技术中采用或非门具有设计容易和性能好的优点,故上述的与阵列和或阵列都是用或非门实现的。上例中的与阵列为6X4阵列结构,而或阵列为4X3结构,但由于采用正、负逻辑规则的不同,内部结构也不相同。图5输出与输入交集之间的关系要使阵列中的输出与输入变量发生联系,只要在相关的输出和输人相交处接一个MOS场效应管,该管的栅极接到输入线上,雨漏极接到输出线,源极接地,如图5(a)所示;若采用双极型晶体管时,则晶体管的基极接到输入线上,发射极通过熔丝接到输出线上,集电极接电源VCC如图5(b)所示。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服