《开发教程4AI语音人脸识别会议记录仪_人脸打卡机串口.docx》由会员分享,可在线阅读,更多相关《开发教程4AI语音人脸识别会议记录仪_人脸打卡机串口.docx(22页珍藏版)》请在第一文库网上搜索。
1、CC3200AI实验教程疯壳开发板系列WO1verine-Tearn2018/07/18目录11寄存器21.2实验现象17官网地址:http:WWW.fengke.c1ub购买链接:http:ShOP1I官方QQ群:193836402串口串行接口分为异步串行接口和同步串行接口两种。异步串行接口统称为通用异步收发器(UART)接口,同步串行接口有SP1和I2C等,同步串行接口除了包含数据线外,还包含时钟线。本次实验中我们使用的是UART,也就是异步串行通信接口。UART的相关标准规定了接口的机械特性、电气特性和功能特性等,UART的电气特性标准包括RS-232C、RS-422.RS-423和RS
2、-485等,其中RS-232C是最常用的串行通信标准。RS-232C是数据终端设备(DTE)和数据通信设备(DCE)之间串行二进制数据交换接口技术标准,其中DTE包括微机、微控制器和打印机等,DCE包括调制解调器MODEM、GSM模块和Wi-Fi模块灯。RS-232C机械特性规定使用25针D型连接器,后来简化为9针D型连接器。RS-232C的电气特性采用负逻辑:逻辑“1”的电平低于3V,逻辑“0”的电平高于+3V,这个TT1的正逻辑(逻辑“1”表示高电平,逻辑“0”表示低电平)不同,因此通过RS-232C和TT1器件通信时必须进行电平转换。目前微控制器的UART接口采用的是TT1正逻辑,和TT
3、1器件连接不需要电平转换。和采用负逻辑的计算机相连接时需要进行电平转换(我们一般使用USB转串模块)。CC3200包含两个可编程UART接口(UARTAO1),主要特性如下:a、可编程的波特率发生器,允许速度高达3Mbps;b、独立的16*8发送和接口FIFO,减轻CPU中断处理负载;c、可编程FIFO长度,包括提供传统双缓冲接口的单字节操作;d、FIFO触发阈值包括1/8、1/41/2、3/4和7/8;e、标准的异步通信起始、停止和奇偶校验位。CC3200的UART接口具有以下可编程串行接口特性:a、可编程的5、6、7或8位数据;b、偶、奇或无校验生成/检测;c、1或2个停止位生成;d、支持
4、RTS和CTS调制解调器握手;e、标准的FIFO阈值中断和传输结束中断。CC3200的UART支持DMA,使用DMA可实现高效传输,UART具有单独的DMA发送和接收通道。支持当FIFO中有数据的单个请求接收和可编程FIFO阈值的突发请求接收以及FIFO中有空间的单个请求发送和可编程FIFo阈值的突发请求发送。1.1 寄存器UARTDR为数据寄存器(也是FIFOS的接口)。在发送数据时,如果FIFo使能了,则写入该寄存器的数据会发送到发送FIFO中。如果FIFO关闭,数据会被存储在发送保持寄存器中(发送F1FO最低一个字)。写该寄存器意味着通过串口发送。在接收数据时,如果FIFO使能了,数据字
5、节和4位状态位被发送到12位宽的接收FIFo中。如果F1Fo关闭,数据字节和状态被存储在接收保持寄存器中(接收FIFO中的最低一个字)。可以通过读取该寄存器来获取接收数据。如图1.0.1所示为UARTDR寄存器,如图1.0.2为其位定义。Figure6-3.UARTDRRegister31302928272625242322212019181716RESERVED1514131211109R-Oh876543210IRESERVEDIOEIBEPEFEDATAJR-OhR-OhR-OhR-OhR-OhRW-0h1EGEND:R/W=Read/Write;R-Readon1y;W1toCI-Wr
6、ite1toc1earbit:n-va1ueafterreset图1.0.1UARTDR寄存器Tab1e6-4.UARTDRRegisterFie1dDescriptionsBHFie1dTypeResetDescription31-12RESERVEDROh11OEROhUARTOverrunErrOrOhNodatahasbeen1ostduetoaFIFOoverrun.1h=NewdatawasreceivedwhentheFIFOwasfu11,resu1tingindata1oss.10BEROhUARTBreakErrorOh=Nobreakconditionhasoccurre
7、d1hAbreakconditionhasbeendetected,indicatingthatthereceivedatainputwashe1d1owfor1ongerthanaf1kwocdtransmissiontime(definedasstart,data,parity,andstopbits).InFIFOmode,thiserrorisassociatedwiththecharacteratthetopoftheFIFO.Whenabreakoccurs,on1yone0characteris1oadedintotheFIFO.Thenextcharacterison1yena
8、b1edafterthereceiveddatainputgoestoa1(markingstate),andthenextva1idstartbitisreceived.9PEROhUARTParityErrorInFIFOmode,thiserrorisassociatedwiththecharacteratthetopoftheFIFO.Oh=Noparityerrorhasoccurred1h=Theparityoftreceiveddatacharacterdoesnotmatchtheparitydefinedbybits2and7oftheUART1CRHregister.8FE
9、ROhUARTFramingErrorOh=Noframingerrorhasoccued1hThereceivedcharacterdoesnothaveava1idstopbit(ava1idstopbitis1).79DATAR/WOhDataTransmittedorReceivedDatathatistobetransmittedviatheUARTiswrittentothisfieid.Whenread,thiseMcontainsthedatathatwasreceivedbytheUART.图1.0.2UARTDR寄存器位定义UARTRSRjJARTECR是接收状态寄存器/错
10、误清除寄存器。除了UARTDR寄存器之外,接收的状态位也可以通过UARTRSR寄存器获取。如果从该寄存器读取状态信息,则状态信息对应与在读取UARTRSR寄存器之前的UARTDR的状态信息。当有溢出条件发生时,状态位中的溢出标志位会立刻被置位。UARTRSR寄存器不能被写。写任何值到寄存器UARTECR中将会清除帧、校验、打断和溢出错误。复位会清零所有的位。如图1.0.3所示为UARTRSR_UARTECR寄存器,如图1.0.4为其位定义。Figure6-4.UARTRSR_UARTECRRegister3130292827262524IRESERVEDI23222120R-Oh1918171
11、6RESERVED15141312R-Oh111098RESERVED7654R-Oh3210匚1EGEND:R/W=RESERVEDR-OhReadZWrite;RReadon1y;W1toCI=Write1OE_OR_DATAIBE_OR_DATARW-0hRW-0toc1earbit;nva1ueafterresetPE_OR_DATARW-0hFEqR_DATAIRW-0h图1.0.3UARTRSR_UARTECR寄存器Tab1e6-5.UARTRSR_UARTECRRegisterFie1dDescriptionsBitFie1dTypeResetDescription7-4DATA
12、WOhErrorC1earAwritetothisregisterofanydatac1earstheframing,parity,break,andoverrunf1ags.31-4RESERVEDROh3OE_OR_DATAR/WOhUARTOverrunError(R)orErrorC1ear(W)Oh(R)=Nodatahasbeen1ostduetoaFIFOoverrun.1h(R)=NewdatawasreceivedwhentheFIFOwasfu11,resu1tingindata1oss.Thisbitisc1earedbyawritetoUARTECR.TheFIFOco
13、ntentsremainva1idbecausenofurtherdataiswrittenwhentheFIFOisfu11,on1ythecontentsoftheshiftregisterareoverwritten.TheCPUmustreadthedatainordertoemptytheFIFO.2BE_OR_DATAR/WOhUARTBreakError(R)OfErrorC1ear(W)Oh(R)Nobreakconditionhasoccurred1h(R)=Abreakconditionhasbeendetected,indicatingthatthereceivedata
14、inputwashe1d1owfor1ongerthanafu11-wordtransmissiontime(definedasstart,data,parity,andstopbits).Thisbitisc1earedto0byawritetoUARTECR.InFIFOmode,thiserrorisassociatedwiththecharacteratthetopoftheFIFO.Whenabreakoccurs,on1yone0characteris1oadedintotheFIFO.Thenextcharacterison1yenab1edafterthereceivedatainputgoestoa1(markingstate)andthenextva1idstartbitisreceived.Tab1e6-5.UARTRSR_UARTECRRegisterFie1dDescriptions(continued)BitFie1dTypeResetDescription1PE_OR_DATAR/WOhUARTParityError(R)orErrorC1ear(W)Oh(R)=Noparityerrorhasoccurred1h(R)=Thepari