数字逻辑电路课程设计实验报告.docx

上传人:lao****ou 文档编号:695186 上传时间:2024-04-11 格式:DOCX 页数:14 大小:173.79KB
下载 相关 举报
数字逻辑电路课程设计实验报告.docx_第1页
第1页 / 共14页
数字逻辑电路课程设计实验报告.docx_第2页
第2页 / 共14页
数字逻辑电路课程设计实验报告.docx_第3页
第3页 / 共14页
数字逻辑电路课程设计实验报告.docx_第4页
第4页 / 共14页
数字逻辑电路课程设计实验报告.docx_第5页
第5页 / 共14页
亲,该文档总共14页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《数字逻辑电路课程设计实验报告.docx》由会员分享,可在线阅读,更多相关《数字逻辑电路课程设计实验报告.docx(14页珍藏版)》请在第一文库网上搜索。

1、数字逻辑电路课程设计多功能数学时钟班级:信息安全1002姓名:潘祥熙学号:3100604048指导老师:袁晓云时间:2011-6-25目录【封面】-1-目录-2-【设计目的】-3-【数字钟的组成和基本工作原理】34【模块及模块功能】58【总体设计模块设计】8【效果分析】9-10【心得体会】11【设计目的】掌握各类计数器以及它们相连的设计方法;掌握多个数码管显示的原理与方法;掌握MAX+p1us技术的层次化设计方法:掌握使用VHD1语言的设计思想;对整个系统的设计有一个了解。【设计要求】(D能进行正常的时、分、秒计时功能,分别由6个数码管显示24好、60minx60so(2) 按下k1键时,计数

2、器迅速递增,并24h循环,计满23h后再回00.(3) 按下k2键时,计数器迅速递增,并60min循环,计满59min后再回00,但不向“时”进位。(4)按下k3键,秒钟自动清零;(5)利用扬声器做整点报时;当计时到达5959”时开始报时在5950、52“、54”、56“、58”鸣叫,鸣叫声频为500Hz;到达5960”时为最后一声整点报时,频率为1kHz.【数字钟的组成和基本工作原理】数字钟实际上是一个对标准频率进行计数的计数电路。它的计时周期是24小时,由于计数器的起始时间不可能与标准时间(如北京时间)一致所以采用校准功能和报时功能。数字钟电路主要由译码显示器、校准电路、报时电路、时计数、

3、分计数、秒计数器,振荡电路和单次脉冲产生电路组成。其中电路系统由秒信号发生器、“时”、“分”、“秒”计数器、译码器及显示器、校准电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用24进制计时器,可实现对一天24小时的计时。译码显示电路将“时,“分”、“秒”计数器的输出状态通过显示驱动电路,

4、七段显示译码器译码,在经过六位1ED七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一个脉冲信号,然后去触发一音频发生器实现低、高音报时。校准电路时用来对“时,“分,“秒”显示数字进行校对调整的。如图1所示多功能数字钟的组成框图。多功能数字时钟的总体设计框图如下图所示时显示器秒显示器分显示器校时校分清零多功能数字时钟的总体设计框图设计方案:根据总体设计框图,可以将整个系统分为5个模块来实现,分别是计时模块、校时模块、整点报时模块、分频模块、动态显示模块.(1)计时模块该模块的设计相对简单,使用一个二十四进制和两个六十进制计数器级联,构成数字钟的基本框架。二十四进制计数器用于计时,六

5、十计时器用于计分和计秒。只要给秒计数器一个1Hz的时钟脉冲,则可以正常计时。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计数器的进位作为计数脉冲。(2)校时模块校时模块设计要求实现校时、校分以及秒清零的功能。,按下校时S1小时计数器迅速递增以调至所需要的小时位。2按下校分罐,分数计数器迅速递增以调至所需要的分位。3按下清零键,将秒计数器清零。可以选择实验板上的3个脉冲案件进行锁定。对于此模块的设计,有3个需要注意的问题:7在校分时,分数计数器的计数不应对小时位产生影响,因而需要屏蔽此时分计数器的进位信号以防止小时计数器计数。2按键抖动的消除所谓“抖动”是指一次按键时的弹跳现象,通常实验

6、板中按键所用的开关为机械弹跳开关,由于机械点的弹性作用,按键开关在闭合时并不能马上接通,而断开时也并不能马上断开,使得闭合及断开的瞬间伴随着一系列的电压抖动,从而导致本来一次按键,希里计数一次,结果因为抖动多次计数多次,且计数随机,这样就严重影响了时间的校对。3计数采用IHZ的脉冲驱动计数器计数,而校对时间对应选用相对高频率的信号驱动计数器以达到快速校对时间的目的。显然,这两种计数器脉冲之间需要进行相应的选择切换。于是将计时和校时模块合起来的电路是实现示意图所示。两种脉冲信号用两路选择器进行选择,选择条件为是否按键。按键输出经过了消抖处理。多功能数字钟的计时和校时模块(3)整点报时模块该模块的

7、功能要求是:计时到59分50秒时,每两秒一次低音报时,整点时进行高音报时,可以将报时信号接到实验板上的扬声器输出。而已不同频率的脉冲信号区分低音和高音报时。比如可以用500HZ信号进行低音报时,1kHz信号作为高音报时信号。进行报时的条件是计数器计数至所需要的时间点,因而需要实现一个比较模块,将分计数器和秒计数器的输出连至比较输入端完成比较过程。(4)分频模块在本系统中需要用到多种不同频率的脉冲信号,上至高音报时信号,下至IHZ的计时脉冲。所有这些脉冲信号均可以通过一个基准分频分频器产生。基准频率分频器就是一个进制很大的计数器,利用计数器的分频功能,从不同的输出为得到所需要的脉冲信号。(5)动

8、态显示模块时间的显示需要用到6个数码管,如果实验板上可用的静态显示数码管有6个或6个以上则很容易实现,只需要将小时高位到秒低位Ginger6组输出按顺序锁定到6个数码管上即【模块及模块功能】(1)60进制计数器QAQBQCQDRCO(2)24进制计数器(3)分频电路(4)报时电路Iibraryiee;useieee.std_1ogic_1164.a1I;useieee.std_Iogic_unsignd.a1I;entityA1ERTissin1k:outstd_1ogic;sin500:outstd_1ogic);endA1ERT;architecturearcofA1ERTisbegins

9、in1k=,when(f1=,0000andf2=0000Mandm1=0000and2=*,0000)68,0,;sin500=whn(f1=w0101andf2=1001andm1=0101and(m2=0000worm2=0010worm2=0100orm2=011(orm2=1000)8,0,;endarc;扫描电路Iibraryieee;useieee.std_1ogica1164.a11;useieee.std_Iogic_arih.a11;useieee.std_Iogic_unsigd.a1I;entityscaner_60isport(a,btc,d,e,f:instd_Io

10、gic_vector(3downtoO);cp:instd_1ogic;sei:oUt8td_JOgiJVeCtOr(5downoO);disp1ay:outstd_Iogic_vector(3downtoO);endscanr-60;architectureaof8caner_60issignaIcount:std_Iogic_vector(3downtoO);beginprocess(cp)beginif(cp,eventandcp=*1,)thenif(count=0101)thencount=OOOOw;e1secount=count+1;endif;endif;if(count=w0

11、000w)thendispIay=a;81=100000;eIsif(count=0001)thendisp1ay=b;se1=010000;eIsif(count=0010)thendisp1ay=c;81=w001000;e18if(count=0011)thendisp1ay=d;8e1=000100;eIsif(count=01OO*)thendisp1ay=e;81=000010;e1sedisp1ay=f;seK=OOOOOI;endif;endprocess;enda;(6)七段译码器Iibraryiee;useiee.std_1ogic_1164.a1I;useieee.std

12、_Iogic_arih.a11;useieee.std_Iogic_unsigned.a1I;entitydecoder_bcdisport(segin:instd_Iogic_vector(3downto0);sgout:outstd_Iogic_vector(6downto0);enddecoder_bcd;architecturearcofdecoder_bcdisbeginsegout2【效果分析】:根据上述设计方案设计思想进行设计,完成设计后进行编译下载实现功能,下载后,时间从00:00:00开始计时,每次秒加一,到达59后回复到00,并产生进位,时分功能相似,按下校时键提供较高频率

13、的脉冲信号,时计数器递增,可以选择需要校时的时间,按下校分键,分计数器递增,可以选择需要校分的时间,按下清零鲤,秒计数器被清零,当到达59分50秒时,开始报时,每隔2秒报时一次,整点时报时。【心得体会】:通过本次数字逻辑电路的设计,我学到了很多东西,最重要的是去做好一个东西的心态,也许在你拿到题目时会觉得困难,但是只要你充满信心,一步一个脚印去实现它,你就肯定会完成的。设计时最麻烦的就是联线了,有时候画的线和其它线重要合时会看不到,有时又会明明联的是这个端点,一移动时却联到任外一个端点了,再加上电路有这么大了,显示器的界面宽度又有限,所以做起来有点麻烦,一但搞不好就要重新来,这个时候就要你有足够的耐心了。从这次设计中我觉得我学到了以下东西:1,对于数字逻辑一些基本知识有了更深的了解。2 .了解了很多集成门电路芯片的使用。3 .提高了自我的动手能力。4 .增强了面对困难勇于面对,勇于解决的信心。5 .进一步的掌握了Max+p1u8开发平台的使用。6 .对于时序电路的设计有了一定的深入了解。弁考文献:篁可进,赵不贿,赵念强,数字逻辑电路设计(第二版)清华大学出版社王振红VHD1数字电路设计与应用实践教程机械工业出版社

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服