一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx

上传人:lao****ou 文档编号:795459 上传时间:2024-05-26 格式:DOCX 页数:5 大小:142.42KB
下载 相关 举报
一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx_第1页
第1页 / 共5页
一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx_第2页
第2页 / 共5页
一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx_第3页
第3页 / 共5页
一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx_第4页
第4页 / 共5页
一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx》由会员分享,可在线阅读,更多相关《一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现设计.docx(5页珍藏版)》请在第一文库网上搜索。

1、一种基于FPGA米用重采样技术的HD-SDI到SD-SDI的下变换实现设计随着我国数字广播电视技术的日趋成熟,电视台采用高清数字串行信号(HD-SDI)下变换系统,目前大多数下变换采用地垣进行高清数字电视信号下变换,成本较高且系统的硬件电路设计复杂、移植性差、不容易升级。而利用FPGA开发,就可以体现出周期短、成本低、集成度和可移植性好,可随时更改程序以适应电视制式标准的变更等优点,本文提出了一种基于FPGA采用重采样技术的HD-SDI到SD-SDI的下变换实现方法。1 HD-SDI与SD-SDI的区别根据ITU-RBT.709-3标准,我国SD1的高清演播室电视信号搂旦标准规定为1125/5

2、0扫描标准,水平、垂直有效像素为19201080,4:2:2编码格式,亮度信号Y的抽样频率为74.25MHz,两个色差信号Cb/Cr的抽样频率为37.125MHz,采用10bit量化,Y与Cb/Cr信号分成两个通道传输,每个通道并行数据传输率74.25MBs-1;根据ITU-RBT.656标准,我国标清演播室信号接口规定为625/50扫描标准,水平、垂直有效像素为720X576,4:2:2编码格式,亮度信号Y的抽样频率为13.5MHz,两个色差信号Cb/Cr的抽样频率为6.75MHz,采用10bit量化,时分复用Y,Cb/Cr一个通道传输,并行数据传输率27MB-s-1o2 HD-SDI下变换

3、的系统描述高清数字电视信号下变换的主要原理是一帧图像中水平行与垂直像素点的减少。文中的研究主要是以FPGA为核心,HD-SDI信号以并行的形式输入FPGA,在FPGA中进行观频信号重采样复法、所取字幽1控制和YC复合处理、SD-SD1的并行信号格式的重构等处理,从而完成HD-SD1的下变换。FPGA中对信号的整个处理过程用Veri1OgHD1语言来编程实现,FPGA中的各主要处理模块的流程图,如图1所示。高清高清27MHzcnoX每行所取?泞RAMMMHt采徉模块-yyc级存RAMC1K27MHx标清SDI并行侑号构迅板块标清并行SD14所取字RAM控制J/,二制ffi1FpGA中主要模块的F

4、r匕等因P113 .1重采样处理由下变换原理可知,从HD分量信号获得低分辨率的SD分量信号,可分别在垂直方向和水平方向上的有效视频区去抽取有效像素点来实现图像格式的转换。考虑到二维空间的数据计算量和复杂性,常用两个一维滤波器实现二维空间的转换,即先在垂直方向上抽值,然后再在水平方向上抽值,这样减少计算复杂性,提高运算速度。抽出的值可以是相邻几个样点去抽一个。图像下变换时,通过抽取滤波器抽取原有信号的取样点值,增大采样的点空间距离,降低每行的有效像素和垂直行。高清1920X1080格式下变换为标清720X576格式,由于高清信号的水平与垂直分解力不是标清信号4:2:2编码的整数倍,所以本文主要通

5、过以下两个计算式抽取像素点来实现(1)I080X920=720有效行处理原理:由视频分量信号的特性,先找到一帧视频信号的有效行,然后按式(2)在高清一帧共1080条有效行中按每15行取8行循环抽取,从而得到标清所要求的576行的有效行。有效垂直像素点处理原理:找到一行数据中的有效图像像素点,然后按式(1)在高清一行1920个有效像素点中按照16个点取6个点循环抽取,从而得到标清所要求的720个有效像素点。有效行处理与有效垂直像素点处理程序流程图,如图2所示。有效行处理与有效垂直像素点处理的逻辑分析仪实时采样图如图3所示。由图3可以看出,C_rg4为Cin的4个寄存器延时,行计数Iinee-nt

6、=21可以看出此图采样是的高清分量视频有效视频21行的数据,在检测到有效视频行起始SAV后对有效像素点进行计数(计数值为EiXent),然后针对PiXfnt进行抽取处理得到标清分量信号所需要的像素点通过YOUt和COUt输出。注:YJn和CJn为高清的4:2:2分量效字信号输入:3FF、000、000、200为第一*,qV%3夺图3像素点处理的辽林什二4父SA泞出2.2所取字RAM控制和YC复合处理所取字RAM控制主要是对有效行所取Y、C字的存取RAM进行控制的模块。有效行所取字RAM模块用来完成所取的像素缓存和时钟的转换与匹配,由图1可以看出,首先把重采样针对高清信号行所取的构造标清信号所要

7、有效像素点存进有效行所取字的RAM,同时把重采样模块输出的存720个有效像素点时间长度控制使能en信号给所取字RAM控制模块。所取字RAM控制模块主要是给读地址、读使能与读时钟27MHZ去读取所取Y、C字RAM中的有效像素点送给YC复合模块。YC复合模块主要作用是把所得的色度信号Y与色差信号C两个通道的数据合成一个通道的时分复用Y/C数据,其处理方式是根据输入的有效像素的时间长度使能eno,用54MHz的时钟去读取27MHz的Y和C数据,从而完成时分复合,再送给YC缓存RAM存下数据。其YC复合处理图如4所示。YC缓存RAM作用主要是缓存几行标清所要的有效像素数据。由于高清视频信号一帧图像中,

8、其开始的场消隐时间比标清视频信号短,而有效行数据的出现就比标清视频快,为了不让一帧图像的有效信息丢失,使用了RAM去缓存了几行的有效数据。除此以外,YC缓存RAM模块也起到了时钟转换与匹配的作用,把54MHZ的数据转换为27MHZ的数据输出给标清视频构造模块。2.3标清SD1并行信号构造处理标清SDI并行构造模块主要是提取标清图像所要的标清像素点的YC数据,并把数据构造成满足标清SD1并行分量信号所要求的格式输出。其处理过程是根据传输标清数据所要的27MHz时钟来构造标清分量信号中的视频定时基准码(有效视频开始SAV和有效视频结束EAV)、行消隐数据、场消隐数据。处理过程的流程图,如图5所示。

9、Iine为行号计数依。11:轲断条件11为Iine是场消除行号时.12:判新条件N为Iine是场J,f枳:用5标清SD1并行信号构:Iut专栏标清SDI并行信号构造处理的逻辑分析仪实时采样图如图6所示。由图6可以看出Y_in和C_in为高清视频输入的并行数据经下变换处理后变成标清视视频并行数据q1(3FF、000、000、200为第一场有效视频的起始SAV,154h和131h为有效像素点)。图中Iine=24为标视频的第一场中的有效行,data_in为标清构造模块从YC缓存RAM由相应读地址addre获得的有效像素的数据。3验证本设计通过基于A1teraCyC1One1n系列FPGA芯片EP3

10、C25Q240实验平台的验证。整个实验验证平台结构如图7所示,视频信号处理流程简要如下:我国高清标准HD-SDI信号经过串并转换芯片变成符合文中设计所要的10bit的Y分量和10bit的C分量,高清分量信号进入FPGA进行下变换处理后变成10bit的时分复用YC的标清视频分量信号,标清视频分量信号再串化为SD-SDI信号送给视频DA板变成普通模抵CVBS视频信号给电视机显示。通过QuanusII自带的燧式逻辑分析仪观察FPGA中的处理数据,数据符合要求,CVBS视频信号送给电视机显示,图像满屏显示,比较清晰且无抖动。4结束语本设计是针对演播室内的HIASDI信号进行的下变换,直接对图像信号中的有效像素进行处理,将1920X1080(HDTV)视频SD1流转换为720X576(SDTV)视频SD1流,经过上述验证得出:此下变换设计没有丢失图像信号,只是降低了图像清晰度,且实现简单,成本较小,易于在工程中实现。对于规模较小的地方数字电视台实现了高清节目共享,合理地利用了信道资源,节约了扩建高清设备的成本。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服