《基于FPGA可实现的跳频MSK信号实时截获和识别的设计方案.docx》由会员分享,可在线阅读,更多相关《基于FPGA可实现的跳频MSK信号实时截获和识别的设计方案.docx(5页珍藏版)》请在第一文库网上搜索。
1、基于FPGA可实现的跳频MSK信号实时截获和识别的设计方案采用MSK调制的跳频通信具有主瓣能量集中、旁瓣衰落滚降快、频谱利用率高和抗干扰能力强等优点,在军事通信中应用广泛。如美军现役的联合战术信息分发系统采用的通信信号,工作带宽9691206MHz,跳频速率为70000多跳/s,单个频点驻留时间约为13s,信号持续时间*s,总共有51个问隔为3MHz的信道,码速率为5MHzo已知在该工作频段内主要还存在单频、窄带调幅和线性调频等信号。为了准确截获并识别目标信号,针对此信号环境设计了一种MSK信号检测识别方法,并使用FPGA进行了设计实现。1 算法设计1.1 宽带跳频信号实时检测算法用现代技术来
2、实现宽带数字化接收的一个实用的方法是通过信道化技术,实现信道化通常的方法是采用快速傅里叶变换(FFT)O利用FFT技术比用单个滤波整设计法更容易实现,因为FFT所需要的运算量更少。某个由FFT运算输出的频率分量,可以看成输入信号与某个脉冲函数的卷积。因此可以把FFT的每个输出看成滤波器的脉冲响应函数与输入信号的卷积。为了处理一个连续的输入信号。必须在不同时刻对各段数据进行FFT处理。通常,起始点记为n=0,数据段可以滑动M点,相应的FFT可以写成:数据重叠点数决定了时间分辨率和处理的最短脉宽,数据重叠率越高,则时间分辨率越高。本设计中使用STFT的方法实现一个粗测频引导数字接收机,为覆盖整个跳
3、频带宽,采用700MHZ采样率对目标信号进行采样,粗测频引导精度在1MHZ以内,因此FFT长度选择为1024点,数据重叠率50%,保证时间分辨率在1S之内。利用粗测频接收单元的检测结果去引导一个精测单元,可以对目标信号进行更为精确的测量和识别。精测单元采用数字正交下变频的实现方法,数字本振频率随粗测引导结果而设置,变频后的带宽依据目标信号而确定。1.2 MSK信号识别算法MSK信号可以写成:可知,MSK信号经过平方运算后,含有2f1和2fH两个离散频率分量,反映在FFT幅度谱上,在这2个频点上存在2个明显的谱峰,2个谱峰的距离为1个码元速率,并且距离2倍载频处均为码元速率的一半。这些特征是此频
4、段内其他信号不具备的,可以根据这些特征对MSK进行有效的识别。因此,将经过正交下变频的信号进行平方运算,确定信号出现后对其平方的结果进行FFT处理计算幅度谱,再对谱峰点进行分析即可完成MSK信号的识别。2 算法的FPGA实现3 .1算法实现跳频MSK信号检测识别的实现框图如图1所示,采用FPGA实现,包括短时傅里叶变换(STFT)粗测频引导、数字正交下变频、平方运算和幅度谱分析等主要模块。STFT粗测频引导在宽带条件下进行实时的信号检测和频率粗测,测量的结果引导数字正交下变频模块,对信号进行变频、滤波和抽取,得到低采样速率的零中频数据,平方运算模块对零中频数据进行平方处理,在确定存在信号后,对
5、平方运算模块的输出进行FFT运算得到信号的幅度谱,通过幅度谱分析模块得到最终的识别结果。2.2高速STFT实现为了覆盖整个跳频带宽,中频信号的采样率设为700MHz,而FPGA无法直接处理这样高速率的数据,因此需要采用多路并行处理,即将中频采样信号分成4路,每路175MHz,这使得在FPGA中运算成为可能。相应的FFT运算也需要多个运算模块并行处理,这样的代价便是增加了硬件资源消耗。数据接收及FFT处理的实现框图如图2所示。图2多路并行FF二用芮iWJG要实现50%的数据重叠处理,需要2个图2所示的模块,这样粗测频引导模块就需要8个1024点FFT运算单元,在FPGA中使用FFT的IP核实现。
6、完成FFT处理后需要进行幅度谱计算和谱峰提取,通过对谱峰的能量检测进行是否存在信号的判断,并根据谱峰位置得到粗测频结果,以此引导正交下变频模块。2. 3数字正交下变频的实现数字正交下变频模块根据前面得到的引导信息,设置合适的数字本振频率值,将信号搬移到零中频,并对信号进行低通滤波和抽取,得到低采样率的零中频数据,以方便后续处理。数字正交下变频采用基于多相抽取滤波器的多路并行结构,实现如图3所示。2.4信号识别的实现信号识别的主要模块是平方运算和信号的幅度谱分析。为了体现MSK信号的特征,对经过正交下变频得到的数据进行平方运算。如果直接对数据进行常规的平方处理,结果会产生零频分量,对后续处理造成
7、不利影响。为了消除这种影响,需要将正交的复数据进行坐标变换,转变成幅度和相位的表示形式。这样再进行平方运算时,保持幅度值不变,相位值变成原来的2倍并经过相位解卷绕处理,最后再经过坐标反变换,得到经过平方运算的复数据。坐标变换可采用计算器(CORDIC)运算IP核实现,有利于节省硬件资源,提高运算效率。幅度谱分析模块通过粗测频引导确定信号到来,对经过平方运算的零中频数据进行FFT处理,得到信号的幅度谱。进行谱分析时按照如下步骤:提取过检测门限的谱峰点;确定最大谱峰的位置;确定距离最大谱峰位置左右5MHz处是否存在与最大谱峰值相差不大的谱峰;检测2个谱峰连线的中点位置是否是2倍的有效信道载频频点。
8、经过以上步骤,完成了MSK信号的识别。3试验结果为了验证算法实现是否能正确截获并识别MSK目标信号,使用泰克公司的任意信号发生器AWG7122B模拟产生了目标信号环境,并使用硬件平台进行了接收测试,为了便于观察计算结果,使用Xi1inX公司的在线逻辑分析仪软件ChipScope截取了FPGA内部的运算数据和结果。使用任意信号发生共设置了3个信号,信号1参数如下:信号形式:脉冲;信号时长:*s;信号间隔:13s;脉内调制:MSK;码元速率:5MHz;信号2的参数如下:信号形式:单频脉冲;信号时长:5s;信号间隔:50s;信号3的参数如下:信号形式:脉冲;信号时长:8s;信号间隔:300s;脉内调
9、制:线性调频;带宽:1MHz。其中MSK信号设置为脉冲间频率跳变,跳频点3个,间隔30MHz,单频脉冲信号跳频点6个,间隔IOMHz,线性调频信号载频固定。在FPGA中经过相应处理得到3种信号的谱分析结果,应用ChiPSCoPe软件可在线获得FPGA内部数据,将数据导入MAT1AB处理后得到3种信号的幅度谱图,如图4、图5和图6所示。图4MSK信号经过3/唐后的阴俎书50.544-10-200123445独到MHZx107Ooooo4321占p、s/零图6线性调频信号经D运算层您能t潴.:试验结果表明,该设计能够实现对目标信号的实时截获和准确识别。4结束语该文提出了一种FPGA可实现的跳频MSK信号实时截获和识别的设计方案,经过试验证明,可以对宽带跳频信号进行实时的截获,并能够对其中的MSK目标信号完成准确识别,可应用于针对特定目标的通信侦察系统,具有较高的应用价值。