一种基于FPGA的QPSK信号源的设计.docx

上传人:lao****ou 文档编号:874552 上传时间:2024-07-08 格式:DOCX 页数:3 大小:53.44KB
下载 相关 举报
一种基于FPGA的QPSK信号源的设计.docx_第1页
第1页 / 共3页
一种基于FPGA的QPSK信号源的设计.docx_第2页
第2页 / 共3页
一种基于FPGA的QPSK信号源的设计.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《一种基于FPGA的QPSK信号源的设计.docx》由会员分享,可在线阅读,更多相关《一种基于FPGA的QPSK信号源的设计.docx(3页珍藏版)》请在第一文库网上搜索。

1、一种基于FPGA的QPSK信号源的设计调相脉冲信号可以获得较大的压缩比,它作为一种常用的脉冲压缩信号,在现代雷达及逋信系统中获得了广泛应用。随着近年来软件无线电技术和电壬技术的发展,DDS(直接数字频率合成)用于实现信号产生的应用越来越广。DDS技术从相位的概念出发进行频率合成,它采用数字采样存储技术,可以产生点频、线性调频、ASK、PSK及FSK等各种形式的信号,其幅度和相位一致性好,具有电路控制简单、相位精确、频率分辨率高、频率切换速度快、输出信号相位噪声低、易于实现全数字化设计等突出优点。目前,DDS的AS1C芯片如AD公司的AD9852、AD9854等,对于相位调制信号,可方便地产生B

2、PSK,但是,对QPSK或8PSK等则实现困难,它们对控制更新脉冲要求极高,一旦偏差超过DDS内极高的系统时鲤,输出相位就会错误。本文介绍了一种通过FPGA实现QPSK或更高阶PSK信号的方法,可灵活地通过上位机的PCI总线控制参数,产生不同载波频率、不同脉冲宽度、不同占空比、不同重复周期等的QPSK信号,对雷达等系统的设计者具有很好的借鉴意义。QPSK信号源的设计方案DDS原理DDS是一种全数字化的频率合成器,由相位累加器、正弦波形RoM存储器、D/A转换器和低通滤波器构成,其基本原理如图1。输出信号的频率为fout=fc1k2N,而最小频率分辨率为fo=fomin=fo2N,可见改变频率控

3、制字N即可改变输出信号的频率。当参考时钟频率给定后,输出信号的频率取决于频率的控制字,频率分辨率取决于累加器的位数,相位分辨率取决于ROM的地址线位数,幅度量化取决于ROM的数据字长和D/A转换器的位数。为了提高DDS输出信号的频谱指标和降低正弦的ROM存储器,近来发展了如在相位截断后加数字反sine滤波,利用三角函数对称性只存取1/4周期查找表,基于CORDIC、泰勒级数加权的频率合成方法等技术。QPSK信号源的设计方案在FPGA中,通过正弦查找表和相位累加器实现DDS,通过计数器实现QPSK信号的起停控制。在计数器计数到零时,设置标志位,读取蜜四中的QPSK控制码,从而设置初始相位。在计数

4、到根据QPSK脉冲宽度设定的值后,计数器置0并重新开始计数。运行完设置码元的个数及次数后,使能输出禁止标志位。QPSK信号的重复周期也通过计数器实现。根据周期的范围和系统时钟,设置计数器的位数并使其满足要求。在计数器计数到设定值后,清除输出禁止的标志位。需要注意的是周期计数器应该与QPSK码元宽度计数器同步。QPSK信号参数控制通过PCI总线实现,包括QPSK信号的开始、结束、码元个数、次数、码字以及QPSK信号重复周期等。在FPGA内通过寄存器读取、保存参数。硬件设计系统组成与结构FPGA选用XI1INX公司Spartan3系列的XC3S1000,为100万门大规模可缄程器件。它内部具有43

5、2kbit的B1OCkRam和12Okbit的DiStribU拄CiRam;4个时钟管理单元二M;24个乘法器。配置采用XI1INX的专用PROMXCF04S,4M位的串行FIaShPROM0XC3S1000通过XCF04S实现主串配置,MO.MUM2均置低。系统框图如图2。FVGA2用2OpSKO号茗系发板图高速DAC选用AD公司的AD9767,它是双通道14位精度的高速CMoSDAC0它内部集成12V的电压基准,SFDR和IMR可达83dBc,最高转换率为125MSPS,满量程电流可调范围为2m20mA,两路D/A输出后经两片高速、宽带放大器AD8047放大,然后经滤波器输出,AD8047

6、增益为1,实现电流到电压的转换。PC1接口芯片采用PCI9054,是PIX公司应用广泛的32位、33MHZ的PC1桥芯片,实现PCI总线和本地总线的转换。PCI9054可工作在主、从模式,支持DMA,支持猝发操作。PCI9054的上电通过2k位的EEPROMNM93CS56配置,包括PCI9054的本地总线控制、PC1配置空间寄存器的配置等。PCI9054在PCB设让中应注意PCI总线和时钟的长度约束。为了提高板上的存储容量,FPGA通过CYPRESS的CY7C1372C-200扩展了(512kX36)/IMXI8位的ZBTSRAM0以零等待状态读写速率可达200MHz,最大访问时间为3ns,

7、支持BU型t操作,适用高速的数据读写。系统通过SMA外接时钟,同时内部50MHz晶振经时钟缓冲芯片CY2308输出,分别作为PCI9054和FPGA的本地时钟。外接时钟的输入阻抗为50Q,注意通过信号源提供时钟时应使其峰峰值在2V以上。复位电路采用MAXIM的看门狗及电压监控芯片MX708实现。曳遍由PCI总线提供,3.3V电压直接从PCI总线的3.3V引出,通过凌特公司的1T1764实现2.5V电压,采用I1公司的TPS54612实现1.2V电压,分别作为FPGA的辅助电压VCCaUX和核电压VCCint。TPS54612输入电压为3-6V,在3.3V、5V均可使用,输出可高达6A,且珏去控匏1器内部集成FET场效应管,方便应用。AD8047的正负电压输入分别为+5V和-5V,分别由从PCI总线接入的+12V和T2V电压经稳压器7805和7905提供。软件设计QPSK信号的生成

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 应用文档 > 工作总结

copyright@ 2008-2022 001doc.com网站版权所有   

经营许可证编号:宁ICP备2022001085号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有,必要时第一文库网拥有上传用户文档的转载和下载权。第一文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第一文库网,我们立即给予删除!



客服